机译:CMOS 0.18μm600 MHz时钟乘法器PLL和伪LVDS驱动器,用于ALICE内部跟踪系统前端芯片的高速数据传输
机译:90-$ {hbox {dB}} Omega $ 10-Gb / s光接收器模拟前端采用0.18- $ mu {hbox {m}} $ CMOS技术
机译:90-$ {hbox {dB}} Omega $ 10-Gb / s光接收器模拟前端采用0.18- $ mu {hbox {m}} $ CMOS技术
机译:用于CMOS0.18μm技术的X射线医疗成像应用的异步前端ASIC
机译:时钟乘法器单元和时钟数据恢复电路,用于0.18mum CMOS中的10Gb / s宽带通信。
机译:用于基于SiPM的正电子发射断层成像系统的CMOS前端接口ASIC
机译:CMOS 0.18μm600 MHz时钟乘法器PLL和伪LVDS驱动器,用于ALICE内部跟踪系统前端芯片的高速数据传输